計(jì)算機(jī)體系結(jié)構(gòu)知識(shí)(計(jì)算機(jī)體系結(jié)構(gòu))
關(guān)于計(jì)算機(jī)體系結(jié)構(gòu)知識(shí),計(jì)算機(jī)體系結(jié)構(gòu)這個(gè)很多人還不知道,今天菲菲來(lái)為大家解答以上的問題,現(xiàn)在讓我們一起來(lái)看看吧!
1、流水線技術(shù)是一種將每條指令分解為多步,并讓各步操作重疊,從而實(shí)現(xiàn)幾條指令并行處理的技術(shù)。
2、程序中的指令仍是一條條順序執(zhí)行,但可以預(yù)先取若干條指令,并在當(dāng)前指令尚未執(zhí)行完時(shí),提前啟動(dòng)后續(xù)指令的另一些操作步驟。
3、這樣顯然可加速一段程序的運(yùn)行過程。
4、 市場(chǎng)上推出的各種不同的1 6位/ 3 2位微處理器基本上都采用了流水線技術(shù)。
5、如8 0 4 8 6和P e n t i u m均使用了6步流水線結(jié)構(gòu),流水線的6步為: ( 1 ) 取指令。
6、C P U從高速緩存或內(nèi)存中取一條指令。
7、 ( 2 ) 指令譯碼。
8、分析指令性質(zhì)。
9、 ( 3 ) 地址生成。
10、很多指令要訪問存儲(chǔ)器中的操作數(shù),操作數(shù)的地址也許在指令字中,也許要經(jīng)過某些運(yùn)算得到。
11、 ( 4 ) 取操作數(shù)。
12、當(dāng)指令需要操作數(shù)時(shí),就需再訪問存儲(chǔ)器,對(duì)操作數(shù)尋址并讀出。
13、 ( 5 ) 執(zhí)行指令。
14、由A L U執(zhí)行指令規(guī)定的操作。
15、 ( 6 ) 存儲(chǔ)或"寫回"結(jié)果。
16、最后運(yùn)算結(jié)果存放至某一內(nèi)存單元或?qū)懟乩奂悠鰽。
17、 在理想情況下,每步需要一個(gè)時(shí)鐘周期。
18、當(dāng)流水線完全裝滿時(shí),每個(gè)時(shí)鐘周期平均有一條指令從流水線上執(zhí)行完畢,輸出結(jié)果,就像轎車從組裝線上開出來(lái)一樣。
19、P e n t i u m、Pentium Pro和Pentium II處理器的超標(biāo)量設(shè)計(jì)更是分別結(jié)合了兩條和三條獨(dú)立的指令流水線,每條流水線平均在一個(gè)時(shí)鐘周期內(nèi)執(zhí)行一條指令,所以它們平均一個(gè)時(shí)鐘周期分別可執(zhí)行2條和3條指令。
20、 流水線技術(shù)是通過增加計(jì)算機(jī)硬件來(lái)實(shí)現(xiàn)的。
21、例如要能預(yù)取指令,就需要增加取指令的硬件電路,并把取來(lái)的指令存放到指令隊(duì)列緩存器中,使M P U能同時(shí)進(jìn)行取指令和分析、執(zhí)行指令的操作。
22、因此,在1 6位/3 2位微處理器中一般含有兩個(gè)算術(shù)邏輯單元A L U,一個(gè)主A L U用于執(zhí)行指令,另一個(gè)A L U專用于地址生成,這樣才可使地址計(jì)算與其它操作重疊進(jìn)行。
本文到此分享完畢,希望對(duì)大家有所幫助。
標(biāo)簽: 計(jì)算機(jī)體系結(jié)構(gòu)